Por favor, use este identificador para citar o enlazar este ítem: https://hdl.handle.net/10495/7753
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.contributor.authorAedo Cobo, José Edinson-
dc.contributor.authorRivera Vélez, Fredy Alexander-
dc.date.accessioned2017-07-25T20:49:33Z-
dc.date.available2017-07-25T20:49:33Z-
dc.date.issued2014-
dc.identifier.citationBolaños, F., Aedo, J.E., & Rivera, F. (2014). Static and dynamic task mapping onto network on chip multiprocessors. DYNA, 81 (185), 28-35spa
dc.identifier.issn0012-7353-
dc.identifier.urihttp://hdl.handle.net/10495/7753-
dc.description.abstractRESUMEN: Las redes en circuito integrado (NoC) representan un importante paradigma de uso creciente para los sistemas multiprocesador en circuito integrado (MPSoC), debido a su flexibilidad y escalabilidad. Las estrategias de tolerancia a fallos han venido adquiriendo importancia, a medida que los procesos de manufactura incursionan en dimensiones por debajo del micrómetro y la complejidad de los diseños aumenta. Este artículo describe un algoritmo de aprendizaje incremental basado en población (PBIL), orientado a optimizar el proceso de mapeo en tiempo de diseño, así como a encontrar soluciones de mapeo óptimas en tiempo de ejecución, para hacer frente a fallos de único nodo en la red. En ambos casos, los objetivos de optimización corresponden al tiempo de ejecución de las aplicaciones y al ancho de banda pico que aparece en la red. Las simulaciones se basaron en un algoritmo de ruteo XY determinístico, operando sobre una topología de malla 2D para la NoC. Los resultados obtenidos son prometedores. El algoritmo propuesto exhibe un desempeño superior a otras técnicas reportadas cuando el tamaño del problema aumenta.spa
dc.description.abstractABSTARCT: Due to its scalability and flexibility, Network-on-Chip (NoC) is a growing and promising communication paradigm for Multiprocessor System-on-Chip (MPSoC) design. As the manufacturing process scales down to the deep submicron domain and the complexity of the system increases, fault-tolerant design strategies are gaining increased relevance. This paper exhibits the use of a Population-Based Incremental Learning (PBIL) algorithm aimed at finding the best mapping solutions at design time, as well as to finding the optimal remapping solution, in presence of single-node failures on the NoC. The optimization objectives in both cases are the application completion time and the network's peak bandwidth. A deterministic XY routing algorithm was used in order to simulate the traffic conditions in the network which has a 2D mesh topology. Obtained results are promising. The proposed algorithm exhibits a better performance, when compared with other reported approaches, as the problem size increases.spa
dc.format.extent7spa
dc.format.mimetypeapplication/pdfspa
dc.language.isoengspa
dc.publisherUniversidad Nacional de Colombia, Facultad de Minas, Centro de Publicacionesspa
dc.type.hasversioninfo:eu-repo/semantics/publishedVersionspa
dc.rightsAtribución-NoComercial-SinDerivadas 2.5 Colombia*
dc.rightsinfo:eu-repo/semantics/openAccessspa
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/2.5/co/*
dc.subjectRedes en circuito integrado (NoC)-
dc.subjectMapeo-
dc.subjectSistemas integrados-
dc.subjectMultiprocesadores-
dc.titleStatic and dynamic task mapping onto network on chip multiprocessorsspa
dc.title.alternativeMapeo estático y dinámico de tareas en sistemas multiprocesador, basados en redes en circuito integradospa
dc.typeinfo:eu-repo/semantics/articlespa
dc.publisher.groupSistemas Embebidos e Inteligencia Computacional (SISTEMIC)spa
oaire.versionhttp://purl.org/coar/version/c_970fb48d4fbd8a85spa
dc.rights.accessrightshttp://purl.org/coar/access_right/c_abf2spa
dc.identifier.eissn2346-2183-
oaire.citationtitleDYNAspa
oaire.citationstartpage28spa
oaire.citationendpage35spa
oaire.citationvolume81spa
oaire.citationissue185spa
dc.rights.creativecommonshttps://creativecommons.org/licenses/by-nc-nd/4.0/spa
dc.publisher.placeMedellín, Colombiaspa
dc.type.coarhttp://purl.org/coar/resource_type/c_2df8fbb1spa
dc.type.redcolhttps://purl.org/redcol/resource_type/ARTspa
dc.type.localArtículo de investigaciónspa
dc.relation.ispartofjournalabbrevDynaspa
Aparece en las colecciones: Artículos de Revista en Ingeniería

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
BolanosFreddy_2014_StaticDynamicTask.pdfArtículo de investigación1.02 MBAdobe PDFVisualizar/Abrir


Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons Creative Commons