Por favor, use este identificador para citar o enlazar este ítem: https://hdl.handle.net/10495/22776
Título : Analizador lógico de tiempos implementado en arquitectura digital reprogramable
Otros títulos : Timing logic analyzer implemented in reprogrammable digital architecture
Autor : Duque Peréz, Eugenio Antonio
Aedo Cobo, José Edinson
Correa, Julián
Ramírez Orozco, Alexis Alberto
Torres, Camilo
Nieto Londoño, Rubén Darío
Bernal Noreña, Álvaro
metadata.dc.subject.*: Programación informática
Computer programming
Internet
Internet
Analizadores lógicos
http://aims.fao.org/aos/agrovoc/c_6220
http://aims.fao.org/aos/agrovoc/c_36661
Fecha de publicación : 2005
Editorial : Universidad de Antioquia, Facultad de Ingeniería
Citación : Duque Pérez E. A., «Analizador lógico de tiempos implementado en arquitectura digital reprogramable», Rev.Fac.Ing.Univ.Antioquia, n.º 34, pp. 72-85, jul. 2005.
Resumen : RESUMEN: En este artículo se describe la concepción, diseño, simulación e implementación de un analizador lógico de tiempos implementado sobre una arquitectura digital reprogramable. El sistema fue especificado en VHDL [1] e implementado en una plataforma basada en una FPGA (Field Programmable Gate Array) Spartan II. El uso de esta metodología para la implementación del analizador, permite obtener un sistema flexible, económico y eficiente en cuanto a capacidad de procesamiento, ya que su característica modular hace posible escalar el sistema cuando sea necesario utilizando varios de los subsistemas desarrollados.
ABSTRACT: The conception, design, simulation, and implementation of a timing logic analyzer implemented on a reprogrammable digital architecture are described in this paper. The system was specified in VHDL [1] and implemented in a platform based on a FPGA (Field Programmable Gate Array) Spartan II. This methodology for analyzer implementation, allows obtaining a flexible, economic an efficient system in regards to processing capacity, since its modular characteristics make possible, through the use several of the developed subsystems, to scale the system when necessary.
metadata.dc.identifier.eissn: 2422-2844
ISSN : 0120-6230
metadata.dc.identifier.url: https://revistas.udea.edu.co/index.php/ingenieria/article/view/343172
Aparece en las colecciones: Artículos de Revista en Ingeniería

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
DuqueEugenio_2005_AnalizadorLogicoTiempos.pdfArtículo de investigación1.03 MBAdobe PDFVisualizar/Abrir


Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons Creative Commons